Finite State Machine Datapath Design, Optimization, and Implementation | Buch | 978-1-59829-529-0 | sack.de

Buch, Englisch, 113 Seiten, Paperback, Format (B × H): 187 mm x 235 mm

Reihe: Synthesis Lectures on Digital Circuits and Systems

Finite State Machine Datapath Design, Optimization, and Implementation


Erscheinungsjahr 2008
ISBN: 978-1-59829-529-0
Verlag: Morgan & Claypool Publishers

Buch, Englisch, 113 Seiten, Paperback, Format (B × H): 187 mm x 235 mm

Reihe: Synthesis Lectures on Digital Circuits and Systems

ISBN: 978-1-59829-529-0
Verlag: Morgan & Claypool Publishers


Finite State Machine Datapath Design, Optimization, and Implementation explores the design space of combined FSM/Datapath implementations. The lecture starts by examining performance issues in digital systems such as clock skew and its effect on setup and hold time constraints, and the use of pipelining for increasing system clock frequency. This is followed by definitions for latency and throughput, with associated resource tradeoffs explored in detail through the use of dataflow graphs and scheduling tables applied to examples taken from digital signal processing applications. Also, design issues relating to functionality, interfacing, and performance for different types of memories commonly found in ASICs and FPGAs such as FIFOs, single-ports, and dual-ports are examined. Selected design examples are presented in implementation-neutral Verilog code and block diagrams, with associated design files available as downloads for both Altera Quartus and Xilinx Virtex FPGA platforms. A working knowledge of Verilog, logic synthesis, and basic digital design techniques is required. This lecture is suitable as a companion to the synthesis lecture titled Introduction to Logic Synthesis using Verilog HDL.
Finite State Machine Datapath Design, Optimization, and Implementation jetzt bestellen!

Autoren/Hrsg.


Weitere Infos & Material


- Calculating Maximum Clock Frequency
- Improving Design Performance
- Finite State Machine with Datapath (FSMD) Design
- Embedded Memory Usage in Finite State Machine with Datapath (FSMD) Designs


Ihre Fragen, Wünsche oder Anmerkungen
Vorname*
Nachname*
Ihre E-Mail-Adresse*
Kundennr.
Ihre Nachricht*
Lediglich mit * gekennzeichnete Felder sind Pflichtfelder.
Wenn Sie die im Kontaktformular eingegebenen Daten durch Klick auf den nachfolgenden Button übersenden, erklären Sie sich damit einverstanden, dass wir Ihr Angaben für die Beantwortung Ihrer Anfrage verwenden. Selbstverständlich werden Ihre Daten vertraulich behandelt und nicht an Dritte weitergegeben. Sie können der Verwendung Ihrer Daten jederzeit widersprechen. Das Datenhandling bei Sack Fachmedien erklären wir Ihnen in unserer Datenschutzerklärung.