Buch, Englisch, Band 357, 435 Seiten, Paperback, Format (B × H): 155 mm x 235 mm, Gewicht: 1370 g
Reihe: NATO Science Series E:
Buch, Englisch, Band 357, 435 Seiten, Paperback, Format (B × H): 155 mm x 235 mm, Gewicht: 1370 g
Reihe: NATO Science Series E:
ISBN: 978-0-7923-5749-0
Verlag: Springer Netherlands
Zielgruppe
Research
Autoren/Hrsg.
Fachgebiete
- Geisteswissenschaften Design Produktdesign, Industriedesign
- Mathematik | Informatik EDV | Informatik Professionelle Anwendung Computer-Aided Design (CAD)
- Technische Wissenschaften Technik Allgemein Computeranwendungen in der Technik
- Technische Wissenschaften Elektronik | Nachrichtentechnik Elektronik Mikroprozessoren
- Mathematik | Informatik EDV | Informatik Informatik Logik, formale Sprachen, Automaten
- Technische Wissenschaften Elektronik | Nachrichtentechnik Elektronik Überwachungstechnik
- Mathematik | Informatik EDV | Informatik Technische Informatik Hochleistungsrechnen, Supercomputer
- Mathematik | Informatik EDV | Informatik Angewandte Informatik Computeranwendungen in Wissenschaft & Technologie
- Technische Wissenschaften Technik Allgemein Konstruktionslehre und -technik
Weitere Infos & Material
Models for System-Level Synthesis.- 1. Embedded System Architectures.- 2. Models of Computation for Embedded System Design.- 3. Multilanguage Specification for System Design.- 4. High-Level Specification Languages for Embedded System Design.- 5. Towards A New System Level Design Language — SLDL.- Techniques for System-Level Synthesis.- 6. Hardware/Software Co-Synthesis Algorithms.- 7. Rapid Prototyping, Emulation and Hardware-Software Co-Debugging.- 8. Dynamic Power Management of Electronic Systems.- 9. Compiler Generation Techniques for Embedded Processors and their Application to HW/SW Codesign.- Methodologies and Tools for System-Level Synthesis.- 10. IP-Centric Methodology and Design with the SpecC Language System Level Design of Embedded Systems.- 11. The JavaTime Approach to Mixed Hardware-Software System Design.- 12. Models and Methods for HW/SW Intellectual Property Interfacing.